PCB 设计中如何尽可能的达到 EMC 要求,又不造成太大成本压力?
PCB 设计中如何尽可能的达到 EMC 要求,又不致造成太大的成本压力?
答: PCB 板上会因 EMC 而增加的成本通常是因增加地层数目以增强屏蔽效应及增加了 ferrite bead、choke等抑制高频谐波器件的缘故。除此之外,通常还是需搭配其它机构上的屏蔽结构才能使整个系统通过 EMC的要求。以下仅就 PCB 板的设计技巧提供几个降低电路产生的电磁辐射效应。
1、尽可能选用信号斜率(slew rate)较慢的器件,以降低信号所产生的高频成分。
2、注意高频器件摆放的位置,不要太靠近对外的连接器。
3、注意高速信号的阻抗匹配,走线层及其回流电流路径(return current path), 以减少高频的反射与辐射。
4、在各器件的电源管脚放置足够与适当的去耦合电容以缓和电源层和地层上的噪声。特别注意电容的频率响应与温度的特性是否符合设计所需。
5、对外的连接器附近的地可与地层做适当分割,并将连接器的地就近接到 chassis ground。
6、可适当运用 ground guard/shunt traces 在一些特别高速的信号旁。但要注意 guard/shunt traces 对走线特性阻抗的影响。
7、电源层比地层内缩 20H,H 为电源层与地层之间的距离。
本文地址:https://pcb.wang/html/31.html
联系我们:QQ:297325108 QQ群:9323379
版权声明:本文为原创文章或转载,遵循[CC 4.0 BY-SA]版权协议,转载请附上原文出处链接。