首页 > 电路设计 > 设计规范 > EMC/EMI

提高 PCB 的走线密度,但是这样有可能导致走线的相互干扰增强。

作者:钱平海发布日期:2024-10-10 23:52:21 浏览次数: 评论:EMC

在电路板尺寸固定的情况下,如果设计中需要容纳更多的功能,就往往需要提高 PCB 的走线密度,但是这样有可能导致走线的相互干扰增强,同时走线过细也使阻抗无法降低,请介绍在高速(>100MHz)高
密度 PCB 设计中的技巧? 

答:在设计高速高密度 PCB 时,串扰(crosstalk interference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signal integrity)有很大的影响。以下提供几个注意的地方: 
1.控制走线特性阻抗的连续与匹配。 
2.走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距。不同芯片信号的结果可能不同。 
3.选择适当的端接方式。 
4.避免上下相邻两层的走线方向相同,甚至有走线正好上下重迭在一起,因为这种串扰比同层相邻走线的情形还大。 
5.利用盲埋孔(blind/buried via)来增加走线面积。但是 PCB 板的制作成本会增加。 在实际执行时确实很难达到完全平行与等长,不过还是要尽量做到。 
除此以外,可以预留差分端接和共模端接,以缓和对时序与信号完整性的影响。

这篇文章对你有帮助吗?

已有 人觉得有帮助。已有 人觉得无帮助。

留言与评论(共有 0 条评论)
   
验证码:

PCB点网

https://www.pcb.wang/

电子电路 | 专注PCB硬件开发资料

Powered By PCB点网 简单又实用的硬件工程师网站

使用手机软件扫描微信二维码

关注我们可获取更多电子知识

感谢各位对PCB点网的支持!